幸运时时彩平台

电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

IDT74FCT3807APY

器件型号:IDT74FCT3807APY
器件类别:半导体    逻辑   
厂商名称:IDT
厂商官网:
下载文档

器件描述

FCT SERIES, LOW SKEW CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO20

参数
IDT74FCT3807APY功能数量 1
IDT74FCT3807APY端子数量 20
IDT74FCT3807APY最大工作温度 70 Cel
IDT74FCT3807APY最小工作温度 0.0 Cel
IDT74FCT3807APY最大供电/工作电压 3.6 V
IDT74FCT3807APY最小供电/工作电压 3 V
IDT74FCT3807APY额定供电电压 3.3 V
IDT74FCT3807APY加工封装描述 QSOP-20
IDT74FCT3807APY状态 DISCONTINUED
IDT74FCT3807APY工艺 CMOS
IDT74FCT3807APY包装形状 矩形的
IDT74FCT3807APY包装尺寸 SMALL OUTLINE, SHRINK PITCH
IDT74FCT3807APY表面贴装 Yes
IDT74FCT3807APY端子形式 GULL WING
IDT74FCT3807APY端子间距 0.6350 mm
IDT74FCT3807APY端子涂层 锡 铅
IDT74FCT3807APY端子位置
IDT74FCT3807APY包装材料 塑料/环氧树脂
IDT74FCT3807APY温度等级 COMMERCIAL
IDT74FCT3807APY系列 FCT
IDT74FCT3807APY输出特性 3-ST
IDT74FCT3807APY输入条件 标准的
IDT74FCT3807APY逻辑IC类型 低偏移时钟驱动器
IDT74FCT3807APY反相输出数 0.0
IDT74FCT3807APY真实输出数 10
IDT74FCT3807APY传播延迟TPD 4.3 ns
IDT74FCT3807APY最大同边弯曲 0.3500 ns

文档预览

IDT74FCT3807APY器件文档内容

IDT74FCT3807/A                                                                         COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

                                3.3V CMOS                                                                 IDT74FCT3807/A
                                1-TO-10 CLOCK DRIVER

FEATURES:                                                                              DESCRIPTION:

� 0.5 MICRON CMOS Technology                                                              The FCT3807/A 3.3V clock driver is built using advanced dual metal CMOS
� Guaranteed low skew < 350ps (max.)                                                   technology. This low skew clock driver offers 1:10 fanout. The large fanout from
� Very low duty cycle distortion < 350ps (max.)                                        a single input reduces loading on the preceding driver and provides an efficient
� High speed: propagation delay < 3ns (max.)                                           clock distribution network. The FCT3807/A offers low capacitance inputs with
� Very low CMOS power levels                                                           hysteresis for improved noise margins. Multiple power and grounds reduce
� TTL compatible inputs and outputs                                                    noise. Typical applications are clock and signal distribution.
� 1:10 fanout
� Maximum output rise and fall time < 1.5ns (max.)
� Low input capacitance: 4.5pF typical
� VCC = 3.3V � 0.3V
� Inputs can be driven from 3.3V or 5V components
� Available in SSOP, SOIC, and QSOP packages

FUNCTIONAL BLOCK DIAGRAM                                                               PIN CONFIGURATION

                                                                                  O1   IN   1             20     VCC
                                                                                  O2
                                                                                  O3   GND  2             19     O10
                                                                                  O4
                                                                                  O5   O1   3             18     O9
         IN
                                                                                  O6   VCC  4             17     GND
                                                                                  O7
                                                                                  O8   O2   5             16     O8
                                                                                  O9
                                                                                  O10  GND  6             15     VCC

                                                                                       O3   7             14     O7

                                                                                       VCC  8             13     GND

                                                                                       O4   9             12     O6

                                                                                       GND  10            11     O5

                                                                                               SOIC/ SSOP/ QSOP
                                                                                                    TOP VIEW

The IDT logo is a registered trademark of Integrated Device Technology, Inc.                              SEPTEMBER 2001

COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES                                                                                                    DSC-4647/2
                                                                                 1

c 2001 Integrated Device Technology, Inc.
IDT74FCT3807/A                                                                                        COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

ABSOLUTE MAXIMUM RATINGS(1)                                                                 CAPACITANCE (TA = +25OC, f = 1.0MHz)

Symbol Description                                       Max             Unit               Symbol Parameter(1)                Conditions Typ. Max. Unit

VTERM(2) Terminal Voltage with Respect to GND �0.5 to +4.6               V                  CIN       Input Capacitance        VIN = 0V          4.5                 6 pF

VTERM(3) Terminal Voltage with Respect to GND            �0.5 to +7      V                  COUT      OutputCapacitance VOUT = 0V 5.5                                8 pF

VTERM(4)  Terminal Voltage with Respect to GND �0.5 to VCC+0.5 V                            NOTE:
TSTG                                                                                       1. This parameter is measured at characterization but not tested.
          Storage Temperature                            �65 to +150 �C

IOUT      DC Output Current                              �60 to +60 mA

NOTES:

1. Stresses greater than those listed under ABSOLUTE MAXIMUM RATINGS may cause

permanent damage to the device. This is a stress rating only and functional operation       PIN DESCRIPTION

of the device at these or any other conditions above those indicated in the operational     Pin Names                              Description

sections of this specification is not implied. Exposure to absolute maximum rating

conditions for extended periods may affect reliability.                                           IN             Clock Inputs

2. VCC terminals.                                                                                 Ox             Clock Outputs
3. Input terminals.

4. Outputs and I/O terminals.

POWER SUPPLY CHARACTERISTICS

Symbol               Parameter                           Test Conditions(1)                                              Min.              Typ.(2) Max.              Unit
                                                                                                                                                                      �A
ICC                  Quiescent Power Supply Current      VCC = Max.                                                            --          10                  30
                                                         VIN = VCC �0.6V(3)                                                                                          mA/
                     TTL Inputs HIGH                     VCC = Max.                                                                                                  MHz

ICCD                 Dynamic Power Supply Current(4)                                                  VIN = VCC                --          0.31                0.45  mA

                                                         Input toggling                               VIN = GND

                                                         50% Duty Cycle

IC                   Total Power Supply Current(6)       Outputs Open                                 VIN = VCC                --          15.5                22.8
                                                         VCC = Max.

                                                         Input toggling                               VIN = GND

                                                         50% Duty Cycle

                                                         Outputs Open                                 VIN = VCC �0.6V          --          15.5                22.8

                                                         fi = 50MHz                                   VIN = GND

NOTES:

1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.
2. Typical values are at VCC = 3.3V, +25�C ambient.
3. Per TTL driven input (VIN = VCC -0.6V); all other inputs at VCC or GND.
4. This parameter is not directly testable, but is derived for use in Total Power Supply calculations.
5. Values for these conditions are examples of the IC formula. These limits are guaranteed but not tested.
6. IC = IQUIESCENT + IINPUTS + IDYNAMIC

   IC = ICC + ICC DHNT + ICCD (fi)
   ICC = Quiescent Current (ICCL, ICCH and ICCZ)
   ICC = Power Supply Current for a TTL High Input (VIN = VCC -0.6V)
   DH = Duty Cycle for TTL Inputs High
   NT = Number of TTL Inputs at DH
   ICCD = Dynamic Current Caused by an Input Transition Pair (HLH or LHL)
   fi = Input Frequency
   All currents are in milliamps and all frequencies are in megahertz.

                                                                                         2
IDT74FCT3807/A                                                                    COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

DC ELECTRICAL CHARACTERISTICS OVER OPERATING RANGE

Following Conditions Apply Unless Otherwise Specified
Commercial: TA = 0�C to +75�C, Industrial: TA = -40�C to +85�C, VCC = 3.3V � 0.3V

Symbol  Parameter                                    Test Conditions(1)                                        Min.                        Typ.  Max.    Unit

VIH     Input HIGH Level (Input pins)                Guaranteed Logic HIGH Level                               2                           --    5.5     V

        Input HIGH Level (I/O pins)                                                                            2                           -- VCC + 0.5

VIL     Input LOW Level (Input and I/O pins)         Guaranteed Logic LOW Level                                �0.5                        --    0.8     V

IIH     Input HIGH Current (Input pins)              VCC = Max.                   VI = 5.5V                    --                          --    �1

        Input HIGH Current (I/O pins)                                             VI = VCC                     --                          --    �1      �A

IIL     Input LOW Current (Input pins)               VCC = Max.                   VI = GND                     --                          --    �1

        Input LOW Current (I/O pins)                                              VI = GND                     --                          --    �1

IOZH    High Impedence Output Current                VCC = Max.                   VO = VCC                     --                          --    �1      �A

IOZL    (3-State Output Pins)                                                     VO = GND                     --                          --    �1

VIK     Clamp Diode Voltage                          VCC = Min., IIN = �18mA                                   --                          �0.7  �1.2    V
                                                     VCC = 3.3V, VIN = VIH or VIL, VO = 1.5V(3)
IODH    Output HIGH Current                          VCC = 3.3V, VIN = VIH or VIL, VO = 1.5V(3)                �36                         �60   �110    mA

IODL    Output LOW Current                                                                                     50                          90    200     mA

VOH     Output HIGH Voltage                          VCC = Min.                   IOH = �0.1mA                 VCC�0.2                     --    --      V
                                                     VIN = VIH or VIL             IOH = �8mA
                                                                                                               2.4(5)                      3     --

VOL     Output LOW Voltage                           VCC = Min.                   IOL = 0.1mA                  --                          --    0.2

                                                     VIN = VIH or VIL             IOL = 16mA                   --                          0.2   0.4     V

                                                                                  IOL = 24mA                   --                          0.3   0.5

IOFF    Input Power Off Leakage                      VCC = 0V, VIN = 4.5V                                      --                          --    �1      �A
                                                     VCC = Max., VO = GND(3)
IOS     Short Circuit Current(4)                                                                               �60                         �135  �240    mA

VH      Input Hysteresis                             --                                                        --                          150   --      mV

ICCL    Quiescent Power Supply Current               VCC = Max.                                                --                          0.1   10      �A

ICCH                                                 VIN = GND or VCC

ICCZ

NOTES:

1. For conditions shown as Max. or Min., use appropriate value specified under Electrical Characteristics for the applicable device type.

2. Typical values are at Vcc = 3.3V, +25�C ambient.

3. Not more than one output should be shorted at one time. Duration of the test should not exceed one second.

4. This parameter is guaranteed but not tested.

5. VOH = Vcc - 0.6V at rated current.

                                                                         3
IDT74FCT3807/A                                                                 COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

SWITCHING CHARACTERISTICS OVER OPERATING RANGE - COMMERCIAL(3,4)

                                                                               FCT3807             FCT3807A

Symbol Parameter                                          Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit

tPLH PropagationDelay                                     50 to VCC/2     1.5           3.5   1.5            3     ns

tPHL                                                      CL = 10pF

tR       Output Rise Time                                 (See figure 1)  --            1.5   --             1.5   ns

tF       Output Fall Time                                 or 10 AC        --            1.5   --             1.5   ns

tSK(O) Output skew: skew between outputs of               termination,    --            0.5   --             0.35  ns

         same package (same transition)                   CL = 50pF

tSK(P) Pulse skew: skew between opposite transitions      (See figure 2)  --            0.5   --             0.35  ns

         of same output (|tPHL-�tPLH|)                    f  100MHz

tSK(T) Package skew: skew between outputs of different    Outputs         --            0.9   --             0.65  ns

         packages at same power supply voltage,           connected in

         temperature, package type and speed grade        groups of two

                                                                               FCT3807             FCT3807A

Symbol   Parameter                                        Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit
  tPLH   Propagation Delay                                 CL = 30pF
  tPHL                                                     f  67MHz       1.5           4.5   1.5            4     ns
   tR    Output Rise Time                                 (See figure 3)
   tF    Output Fall Time                                                 --            1.5   --             1.5   ns
tSK(O)  Output skew: skew between outputs of
         same package (same transition)                                   --            1.5   --             1.5   ns
tSK(P)  Pulse skew: skew between opposite transitions
         of same output (|tPHL -� tPLH|)                                  --            0.5   --             0.35  ns
tSK(T)  Package skew: skew between outputs of different
         packages at same power supply voltage,                           --            0.5   --             0.35  ns
         temperature, package type and speed grade
                                                                          --            1     --             0.75  ns

                                                                               FCT3807             FCT3807A

Symbol   Parameter                                        Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit
  tPLH   Propagation Delay                                 CL = 50pF
  tPHL                                                     f  40MHz       1.5           4.8   1.5            4.3   ns
   tR    Output Rise Time                                 (See figure 4)
   tF    Output Fall Time                                                 --            1.5   --             1.5   ns
tSK(O)  Output skew: skew between outputs of
         same package (same transition)                                   --            1.5   --             1.5   ns
tSK(P)  Pulse skew: skew between opposite transitions
         of same output (|tPHL -� tPLH|)                                  --            0.5   --             0.35  ns

                                                                          --            0.5   --             0.35  ns

tSK(T) Package skew: skew between outputs of different                    --            1     --             0.75  ns

         packages at same power supply voltage,

         temperature, package type and speed grade

NOTES:
1. See test circuits and waveforms.
2. Minimum limits are guaranteed but not tested on Propagation Delays.
3. tPLH, tPHL, tSK(t) are production tested. All other parameters guaranteed but not production tested.
4. Propagation delay range indicated by Min. and Max. limit is due to VCC, operating temperature and process parameters. These propagation delay limits do not imply skew.

                                                                     4
IDT74FCT3807/A                                                                     COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

SWITCHING CHARACTERISTICS OVER OPERATING RANGE - INDUSTRIAL(3,4)

                                                                               FCT3807             FCT3807A

Symbol Parameter                                          Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit

tPLH PropagationDelay                                     50 to VCC/2     1.5           3.5   1.5            3     ns

tPHL                                                      CL = 10pF

tR       Output Rise Time                                 (See figure 1)  --            1.5   --             1.5   ns

tF       Output Fall Time                                 or 50 AC        --            1.5   --             1.5   ns

tSK(O) Output skew: skew between outputs of               termination,    --            0.6   --             0.45  ns

         same package (same transition)                   CL = 10pF

tSK(P) Pulse skew: skew between opposite transitions      (See figure 2)  --            0.6   --             0.45  ns

         of same output (|tPHL -� tPLH|)                  f  100MHz

tSK(T) Package skew: skew between outputs of different    Outputs         --            0.9   --             0.65  ns

         packages at same power supply voltage,           connected in

         temperature, package type and speed grade        groups of two

                                                                               FCT3807             FCT3807A

Symbol   Parameter                                        Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit
  tPLH   Propagation Delay                                 CL = 30pF
  tPHL                                                     f  67MHz       1.5           4.5   1.5            4     ns
   tR    Output Rise Time                                 (See figure 3)
   tF    Output Fall Time                                                 --            1.5   --             1.5   ns
tSK(O)  Output skew: skew between outputs of
         same package (same transition)                                   --            1.5   --             1.5   ns
tSK(P)  Pulse skew: skew between opposite transitions
         of same output (|tPHL -� tPLH|)                                  --            0.6   --             0.45  ns
tSK(T)  Package skew: skew between outputs of different
         packages at same power supply voltage,                           --            0.6   --             0.45  ns
         temperature, package type and speed grade
                                                                          --            1     --             0.75  ns

                                                                               FCT3807             FCT3807A

Symbol   Parameter                                        Conditions(1)   Min.(2)       Max.  Min.(2)        Max.  Unit
  tPLH   Propagation Delay                                 CL = 50pF
  tPHL                                                     f  40MHz       1.5           4.8   1.5            4.3   ns
   tR    Output Rise Time                                 (See figure 4)
   tF    Output Fall Time                                                 --            1.5   --             1.5   ns
tSK(O)  Output skew: skew between outputs of
         same package (same transition)                                   --            1.5   --             1.5   ns
tSK(P)  Pulse skew: skew between opposite transitions
         of same output (|tPHL -� tPLH|)                                  --            0.6   --             0.45  ns

                                                                          --            0.6   --             0.45  ns

tSK(T) Package skew: skew between outputs of different                    --            1     --             0.75  ns

         packages at same power supply voltage,

         temperature, package type and speed grade

NOTES:
1. See test circuits and waveforms.
2. Minimum limits are guaranteed but not tested on Propagation Delays.
3. tPLH, tPHL, tSK(t) are production tested. All other parameters guaranteed but not production tested.
4. Propagation delay range indicated by Min. and Max. limit is due to VCC, operating temperature and process parameters. These propagation delay limits do not imply skew.

                                                                     5
IDT74FCT3807/A                                                                                  COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

TEST CIRCUITS

                                     VCC                    VCC                                                                       VCC

                                    D.U.T.                        100                                                               D.U.T.
                              RT                                                                                              RT
                         VIN                    VOUT                                                           VIN                          VOUT
   Pulse                                              100                                Pulse                                                       50
Generator                                                                             Generator
                                                                       10pF                                                                        220pF
                                                                                                                                                          10pF

Figure 1. ZO = 50 to VCC/2, CL = 10pF                                                 Figure 2. ZO = 50 AC Termination, CL = 10pF

                                                                           The capacitor value for ac termination is determined by the operating frequency. For very

                                                                           low frequencies a higher capacitor value should be selected.

                                  VCC                                                                                         VCC

                         VIN                          VOUT                                                               VIN                VOUT
   Pulse                                                                                           Pulse
Generator                               D.U.T.                                                  Generator                           D.U.T.
                                  RT                                                                                          RT
                                                                  30pF                                                                                    50pF
                                                                  CL                                                                                      CL

                              Figure 3. CL = 30pF Circuit                                                           Figure 3. CL = 50pF Circuit

                                                                                           6V
                                  VCC

                                                                                           GND

                         VIN                    VOUT              500      ENABLE AND DISABLE TIME
   Pulse                                                          500      SWITCH POSITION
Generator                         D.U.T.
                                                                                                     Test                                   Switch
                              RT                            50pF                                                                              6V
                                                            CL                                  Disable LOW
                                                                                                Enable LOW                                   GND

                                                                                                Disable HIGH
                                                                                                Enable HIGH

Figure 5. Enable and Disable Time Circuit                                  DEFINITIONS:
                                                                           CL = Load capacitance: includes jig and probe capacitance.
                                                                           RT = Termination resistance: should be equal to ZOUT of the Pulse Generator.

                                                                        6
IDT74FCT3807/A                                                                   COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

TEST WAVEFORMS

   INPUT                                                   3V                          INPUT                    tPLH1                 tPHL1          3V
OUTPUT                                                                           OUTPUT 1                                                            1.5V
                tPLH                     tPHL              1.5V                  OUTPUT 2                       tSK(o)                tSK(o)         0V
                      tR                       tF          0V                                                                                        VOH

                                                           VOH                                                                                       1.5V
                                                   2.0V                                                                                              VOL

                                                           1.5V                                                                                      VOH
                                                   0.8V VOL
                                                                                                                                                     1.5V
                                                                                                                                                     VOL

                                                                                                                tPLH2                 tPHL2

                                                                                                                tSK(o) = |tPLH2 - tPLH1| or |tPHL2 - tPHL1|

                          Package Delay                                                                         Output Skew - tSK(O)

                                                         3V                                              INPUT  tPLH1                 tPHL1                  3V
                                                         1.5V                    PACKAGE 1 OUTPUT                                                            1.5V
   INPUT        tPLH                     tPHL            0V                      PACKAGE 2 OUTPUT                                                            0V
OUTPUT
                                                         VOH                                                           tSK(t)                tSK(t)          VOH
                                                         1.5V                                                                                                1.5V
                                                         VOL                                                                                                 VOL
                                                                                                                                                             VOH
                    tSK(p) = |tPHL - tPLH|                                                                             tPLH2          tPHL2                  1.5V
                                                                                                                                                             VOL
                Pulse Skew - tSK(P)
                                                                                                                            tSK(t) = |tPLH2 - tPLH1| or |tPHL2 - tPHL1|

                                                                                                                Package Skew - tSK(T)

                                                                                 Package 1 and Package 2 are same device type and speed grade

                ENABLE                   DISABLE

  CONTROL             t PZL                 t PLZ        3V
        INPUT                                            1.5V
                S W ITCH      3.5V                       0V
    OUTPUT      CLOSED        1.5V                       3.5V
NORMALLY
                       t PZH                       0.3V  V OL
           LOW

                                    t PHZ

    OUTPUT      S W ITCH      1.5V                 0.3V VOH
NORMALLY        OPEN          0V                             0V

          HIGH

                        Enable and Disable Times

NOTES:
1. Diagram shown for input Control Enable-LOW and input Control Disable-HIGH
2. Pulse Generator for All Pulses: f  1.0MHz; tF  2.5ns; tR  2.5ns

                                                                              7
IDT74FCT3807/A                                                COMMERCIAL/INDUSTRIAL TEMPERATURE RANGES
3.3V CMOS 1-TO-10 CLOCK DRIVER

ORDERING INFORMATION

IDT74FCT XXXX                   X          X
               Device Type  Package  Temp. Range

                                                       Blank  Commercial (0�C to +70�C)
                                                       I      Industrial (-40�C to +85�C)

                                                       SO     Small Outline IC

                                                       PY     Shrink Small Outline IC

                                                       Q      Quarter-size Small Outline IC

                                                       3807   1-to-10 3.3V Clock Driver
                                                       3807A

                            CORPORATE HEADQUARTERS  for SALES:                    for Tech Support:
                            2975 Stender Way        800-345-7015 or 408-727-6116  logichelp@idt.com
                            Santa Clara, CA 95054   fax: 408-492-8674             (408) 654-6459
                                                    www.idt.com

                                                    8
This datasheet has been downloaded from:
             www.sonata9.com

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.sonata9.com

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright � Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD。com。cn, Inc。 All rights reserved

小米彩票代理 幸运时时彩开奖结果 贵州快3走势 一分时时彩官网 北京两步彩 疯狂斗牛 亿信彩票网址是多少 吉林快3开奖 大资本平台 500万彩票